index
:
CTAN
master
CTAN daily syncs as git repository
norbert@preining.info
summary
refs
log
tree
commit
diff
log msg
author
committer
range
path:
root
/
fonts
/
step
/
vf
Mode
Name
Size
-rw-r--r--
STEP-Bold-sup-lgr.vf
844
log
plain
-rw-r--r--
STEP-Bold-sup-ly1.vf
1700
log
plain
-rw-r--r--
STEP-Bold-sup-t1.vf
1716
log
plain
-rw-r--r--
STEP-Bold-tlf-lgr.vf
844
log
plain
-rw-r--r--
STEP-Bold-tlf-ly1.vf
1712
log
plain
-rw-r--r--
STEP-Bold-tlf-t1.vf
1724
log
plain
-rw-r--r--
STEP-Bold-tlf-ts1.vf
564
log
plain
-rw-r--r--
STEP-Bold-tosf-lgr.vf
844
log
plain
-rw-r--r--
STEP-Bold-tosf-ly1.vf
1716
log
plain
-rw-r--r--
STEP-Bold-tosf-t1.vf
1724
log
plain
-rw-r--r--
STEP-Bold-tosf-ts1.vf
564
log
plain
-rw-r--r--
STEP-BoldItalic-sup-lgr.vf
824
log
plain
-rw-r--r--
STEP-BoldItalic-sup-ly1.vf
1708
log
plain
-rw-r--r--
STEP-BoldItalic-sup-t1.vf
1724
log
plain
-rw-r--r--
STEP-BoldItalic-tlf-lgr.vf
824
log
plain
-rw-r--r--
STEP-BoldItalic-tlf-ly1.vf
1720
log
plain
-rw-r--r--
STEP-BoldItalic-tlf-t1.vf
1728
log
plain
-rw-r--r--
STEP-BoldItalic-tlf-ts1.vf
532
log
plain
-rw-r--r--
STEP-BoldItalic-tosf-lgr.vf
824
log
plain
-rw-r--r--
STEP-BoldItalic-tosf-ly1.vf
1720
log
plain
-rw-r--r--
STEP-BoldItalic-tosf-t1.vf
1732
log
plain
-rw-r--r--
STEP-BoldItalic-tosf-ts1.vf
536
log
plain
-rw-r--r--
STEP-Italic-sup-lgr.vf
828
log
plain
-rw-r--r--
STEP-Italic-sup-ly1.vf
1704
log
plain
-rw-r--r--
STEP-Italic-sup-t1.vf
1720
log
plain
-rw-r--r--
STEP-Italic-tlf-lgr.vf
828
log
plain
-rw-r--r--
STEP-Italic-tlf-ly1.vf
1716
log
plain
-rw-r--r--
STEP-Italic-tlf-t1.vf
1724
log
plain
-rw-r--r--
STEP-Italic-tlf-ts1.vf
528
log
plain
-rw-r--r--
STEP-Italic-tosf-lgr.vf
828
log
plain
-rw-r--r--
STEP-Italic-tosf-ly1.vf
1716
log
plain
-rw-r--r--
STEP-Italic-tosf-t1.vf
1728
log
plain
-rw-r--r--
STEP-Italic-tosf-ts1.vf
532
log
plain
-rw-r--r--
STEP-Regular-inf-lgr.vf
1656
log
plain
-rw-r--r--
STEP-Regular-inf-ly1.vf
1704
log
plain
-rw-r--r--
STEP-Regular-inf-t1.vf
1720
log
plain
-rw-r--r--
STEP-Regular-sup-lgr.vf
1656
log
plain
-rw-r--r--
STEP-Regular-sup-ly1.vf
1704
log
plain
-rw-r--r--
STEP-Regular-sup-t1.vf
1720
log
plain
-rw-r--r--
STEP-Regular-tlf-lgr.vf
1656
log
plain
-rw-r--r--
STEP-Regular-tlf-ly1.vf
1716
log
plain
-rw-r--r--
STEP-Regular-tlf-sc-lgr.vf
1660
log
plain
-rw-r--r--
STEP-Regular-tlf-sc-ly1.vf
1680
log
plain
-rw-r--r--
STEP-Regular-tlf-sc-ot1.vf
812
log
plain
-rw-r--r--
STEP-Regular-tlf-sc-t1.vf
1692
log
plain
-rw-r--r--
STEP-Regular-tlf-t1.vf
1728
log
plain
-rw-r--r--
STEP-Regular-tlf-ts1.vf
596
log
plain
-rw-r--r--
STEP-Regular-tosf-lgr.vf
1656
log
plain
-rw-r--r--
STEP-Regular-tosf-ly1.vf
1716
log
plain
-rw-r--r--
STEP-Regular-tosf-sc-lgr.vf
1660
log
plain
-rw-r--r--
STEP-Regular-tosf-sc-ly1.vf
1680
log
plain
-rw-r--r--
STEP-Regular-tosf-sc-ot1.vf
812
log
plain
-rw-r--r--
STEP-Regular-tosf-sc-t1.vf
1696
log
plain
-rw-r--r--
STEP-Regular-tosf-t1.vf
1728
log
plain
-rw-r--r--
STEP-Regular-tosf-ts1.vf
596
log
plain